Questions marquées «interrupts»

Un mécanisme de contrôle du flux de programme dans un ordinateur. Lorsqu'il est interrompu, un ordinateur enregistre son état opérationnel actuel et les modifications de l'exécution du code qui dépendent de l'interruption qui a été générée. Les interruptions peuvent être d'origine matérielle ou logicielle; les interruptions d'origine logicielle sont appelées interruptions. Il s'agit d'un mécanisme alternatif à l'interrogation et constitue la base sur laquelle la plupart des E / S, le multitâche et le contrôle sont mis en œuvre.

35
Que signifient bord et niveau déclenchés?

J'étudie l'architecture du microprocesseur 8085 et le mot edge déclenché et le niveau déclenché me déroutent vraiment beaucoup. Quelqu'un peut-il m'expliquer cela avec des mots profanes? En étudiant les interruptions de 8085 nommées RST 7.5, RST 6.5, RST 5.5 et TRAP, je suis tombé sur ces mots et...

24
Techniques de délimitation / synchronisation de protocole série

Comme la communication série asynchrone est largement répandue parmi les appareils électroniques, même de nos jours, je pense que beaucoup d'entre nous ont rencontré une telle question de temps en temps. Considérez un appareil électronique Det un ordinateur PCconnecté à une ligne série (RS-232 ou...

17
SPI peut-il être interrompu en toute sécurité?

J'écris sur une carte microSD à partir de mon micrologiciel, mais c'est la tâche la moins prioritaire, elle peut donc être interrompue par d'autres tâches pendant qu'elle est en cours de lecture / écriture. Supposons maintenant que je communique avec cette carte microSD en utilisant un UART. Le...

17
Événement Stm32 et interruptions

J'ai commencé à étudier les interruptions sur stm32, en particulier la carte de découverte stm32f4. j'ai trouvé cet exemple dans lequel vous devez appuyer sur le bouton pour démarrer l'interruption et le pousser à nouveau pour l'arrêter. Dans cette ligne: EXTI_InitStructure.EXTI_Mode =...

15
Comment implémenter des sections critiques sur ARM Cortex A9

Je porte du code hérité d'un noyau ARM926 vers CortexA9. Ce code est baremetal et ne comprend pas de système d'exploitation ni de bibliothèques standard, toutes personnalisées. J'ai un échec qui semble être lié à une condition de concurrence critique qui devrait être évitée par une section critique...

13
Instruction AVR SEI

L'instruction AVR SEI ( http://www.atmel.com/webdoc/avrassembler/avrassembler.wb_SEI.html ) attend la fin de l'instruction suivante avant d'activer les interruptions. Si j'utilise une autre instruction pour définir le drapeau I dans SREG, cela attendra-t-il également 1 instruction? En d'autres...

12
Comment le contrôleur sait-il quand passer à l'ISR?

Je parle de choses au niveau de base. Autant que je sache, le noyau du contrôleur exécute simplement des instructions qui sont extraites de la mémoire (Fetch - Decode - Execute). Lorsqu'une interruption arrive, comment le noyau / ALU décide-t-il de passer à l'ISR? Parce que nous, ou le compilateur,...

10
Interruption logicielle vs fonction

Après environ 3 ans de travail avec les MCU, je ne sais toujours pas à quoi servent les interruptions logicielles? J'ai fait plusieurs travaux avec STM32 et je n'ai jamais utilisé les interruptions logicielles. En effet, c'est une grande question pour moi: Pourquoi, lorsque nous pouvons utiliser...

10
Activer l'interruption mais pas d'ISR

Je voudrais savoir ce qui se passe si une interruption est activée (ex: interruption d'arbitrage perdue dans le module CAN du LPC1778 de NXP), mais aucun ISR n'a été défini pour l'interruption. Lorsqu'une telle interruption se produit, je sais que le drapeau d'interruption respectif sera défini,...

10
Une raison de ne pas utiliser Timer0 sur AVR?

Juste une question de base ... Pour arduino / avr / ATMega328, je trouve beaucoup d'exemples utilisant Timer1 (il y a même toute une bibliothèque pour cela) mais rarement tous ceux qui utilisent Timer0 (ou Timer2). Maintenant, je sais que l'utilisation de ces minuteries pour contrôler une méthode...

10
Sections critiques sur Cortex-M3

Je m'interroge un peu sur l'implémentation de sections de code critiques sur un Cortex-M3 où les exceptions ne sont pas autorisées en raison de contraintes de temps ou de problèmes de concurrence. Dans mon cas, j'utilise un LPC1758 et j'ai un émetteur-récepteur TI CC2500 à bord. Le CC2500 possède...