Les raisons sont purement techniques.
Dans une puce SX127x, l'en-tête PHY en mode d'en-tête explicite a toujours une longueur de 28 bits et doit tenir dans les 8 premiers symboles codés en dur à la redondance CR 4/8. À SF7, 8 symboles à CR 4/8 codent exactement 28 bits. À SF6, seulement 24 bits, ce n'est pas suffisant. Et si vous ne pouvez pas envoyer un en-tête explicite, vous ne pouvez pas envoyer de trame de longueur variable, donc pas de trame SF6 LoRaWAN. Les puces SX126x tirent leur nouveau moteur d'encadrement du SX128x mais doivent rester compatibles avec les bases établies SX127x et SX130x, donc pas de LoRaWAN SF6 non plus.
SF13 est possible mais vous devrez doubler la taille de l'unité FFT et des tampons dans la puce, augmentant le prix, pour un rendement décroissant. Il a été considéré que cela n'en valait pas la peine.