Je lis sur le PHY Ethernet 10 Gb / s pour FPGA Altera (fiche technique ici ). J'ai été impressionné de savoir qu'au niveau matériel, le 10Gb / s se fait en série .
Naïvement, je pense que pour faire 10Gb / s en série, il faut une horloge à 10GHz. Cependant, 10 GHz semble terriblement élevé pour une horloge, et la fiche technique ne spécifie nulle part une horloge à 10 GHz.
Comment s'effectue la communication série à 10 Gbit / s? Quelles horloges entraînent de tels transferts?
serial
ethernet
clock-speed
Randomblue
la source
la source
Réponses:
Sur les pièces Altera, vous fournissez une horloge de base de référence comme 156,25 MHz. Ensuite, la section émetteur-récepteur a une PLL qui porte la fréquence à la moitié, je pense. Ce sera donc 5 Ghz pour la liaison 10Gb / s. Ou il peut être inférieur si au lieu d'avoir un lien 10 Gb / s, vous le divisez en 4 voies comme nous le faisons pour l'interface XAUI. Cette horloge et les données parallèles sont introduites dans le sérialiseur et sortent des données série de 10 Gbit / s. C'est l'essentiel de toute façon. Vous pouvez en savoir plus sur le fonctionnement des émetteurs-récepteurs Altera ici .
Voici une découpe de leur documentation.
la source